## ĐẠI HỌC QUỐC GIA THÀNH PHÓ HÒ CHÍ MINH TRƯỜNG ĐẠI HỌC CÔNG NGHỆ THÔNG TIN KHOA KĨ THUẬT MÁY TÍNH

# BÀI BÁO CÁO ASSIGNMENT LAB 05 & 06 THIẾT KẾ HỆ THỐNG SỐ VỚI HDL

Sinh viên: Trương Thiên Quý

**MSSV:** 23521321 **Lóp:** CE213.P21

Giảng viên hướng dẫn: Hồ Ngọc Diễm

# THIẾT KẾ BỘ PROCESSOR ĐƠN GIẢN

### 1. Giới thiệu đề tài

Trong lĩnh vực kiến trúc máy tính, bộ xử lý (Processor) là thành phần trung tâm đóng vai trò thực thi các tập lệnh (Instruction Set Architecture - ISA) đã được định nghĩa. Quá trình thiết kế một bộ xử lý, từ cơ bản đến phức tạp, là bước nền tảng giúp hiểu rõ hoạt động của hệ thống máy tính ở mức phần cứng.

Đề tài này tập trung vào việc xây dựng một **bộ xử lý đơn giản dạng Single-Cycle**, bao gồm các thành phần chính:

- Instruction Fetch,
- Control Unit,
- Datapath,
- PC Counter.

Mỗi lệnh được thực thi trọn vẹn trong **một chu kỳ xung nhịp**, giúp đơn giản hóa luồng dữ liệu và luồng điều khiển.

Hệ thống hỗ trợ các nhóm lệnh cơ bản như:

- Các phép toán số học logic,
- Tải/ghi dữ liệu từ bộ nhớ (load/store),
- Lệnh nhảy (jump) và rẽ nhánh (branch).

Việc thiết kế và mô phỏng này giúp hiểu sâu cách vận hành nội bộ của một CPU, là bước đệm trước khi tiến tới các kiến trúc phức tạp như pipelined hoặc superscalar processors.

# 2. Kiến trúc tổng quát

Hệ thống hoạt động theo các bước tuần tự sau:

- 1. Instruction Fetch: Nạp lệnh từ bộ nhớ dựa trên địa chỉ hiện tại của PC.
- 2. **Instruction Decode** + **Control Unit**: Giải mã lệnh và sinh các tín hiệu điều khiển thích hợp.
- 3. **Datapath Execution**: Thực hiện các phép toán (ALU), đọc/ghi bộ nhớ dữ liệu, ghi kết quả vào thanh ghi.
- 4. **PC Update**: Cập nhật địa chỉ PC cho lệnh tiếp theo (PC + 4, branch hoặc jump nếu cần).

Mỗi chu kỳ xung nhịp (clk), hệ thống sẽ thực hiện đầy đủ các bước trên cho một lệnh.

# 3. Sơ đồ khối của hệ thống:



# 4. Mô tả chi tiết các module

- 4.1. Instruction Fetch
- 4.1.1. Code thực thi:

```
⊟module InstructionFetch(
 2
        input [31:0] instruction,
 3
        output [5:0] opcode,
 4
        output [4:0] rs,
 5
        output [4:0] rt,
 6
        output [4:0] rd,
        output [4:0] shamt,
 8
        output [5:0] funct,
 9
        output [15:0] immediate,
10
        output [25:0] address
11
12
     assign opcode = instruction[31:26];
13
     assign rs = instruction[25:21];
14
     assign rt = instruction[20:16];
15
     assign rd = instruction[15:11];
     assign shampt = instruction[10:6];
16
17
     assign funct = instruction[5:0];
18
     assign immediate = instruction[15:0];
     assign address = instruction[25:0];
19
20
     endmodule
```

#### **4.1.2. RTL Viewer:**



4.1.3. Mô phỏng Wareform:

|            | .c. mo pho | ing wareion |                                |
|------------|------------|-------------|--------------------------------|
| in_        | > instruct | В 00100000  | 001000001000010000000000001010 |
| **         | > address  | B 00100001  | 001000010000000000001010       |
| **         | > funct    | B 001010    | 001010                         |
| **         | > immedi   | В 00000000  | 00000000001010                 |
| <b>***</b> | > opcode   | B 001000    | 001000                         |
| **         | > rd       | B 00000     |                                |
| **         | > rs       | B 00100     | 00100                          |
| **         | > rt       | B 00100     | 00100                          |
| **         | > shamt    | B 00000     |                                |

#### 4.1.4. Giải thích:

Module InstructionFetch này dùng để tách (decode sơ bộ) một lệnh 32-bit thành các thành phần nhỏ hơn dựa theo định dạng lệnh của MIPS.

Một lệnh MIPS chuẩn 32-bit sẽ có thể thuộc 3 loại:

| Loại<br>lệnh | Ý nghĩa                                                        |
|--------------|----------------------------------------------------------------|
| R-type       | Lệnh tính toán giữa các thanh<br>ghi (add, sub, and, or, slt,) |
| I-type       | Lệnh với hằng số hoặc địa chỉ<br>bộ nhớ (lw, sw, beq, addi,)   |
| J-type       | Lệnh nhảy (jump)                                               |

Mỗi loại lệnh sẽ dùng các vùng bit khác nhau trong instruction, nên ta cần **tách ra sẵn** như vậy để các module khác dễ xử lý.

### Chi tiết các thành phần:

| Tên tín<br>hiệu | Vị trí trong instruction | Ý nghĩa                                             |  |  |  |  |  |  |
|-----------------|--------------------------|-----------------------------------------------------|--|--|--|--|--|--|
| opcode          | [31:26] (6 bit cao nhất) | Mã loại lệnh                                        |  |  |  |  |  |  |
| rs              | [25:21]                  | Thanh ghi nguồn 1                                   |  |  |  |  |  |  |
| rt              | [20:16]                  | Thanh ghi nguồn 2<br>(hoặc đích với I-<br>type)     |  |  |  |  |  |  |
| rd              | [15:11]                  | Thanh ghi đích (R-<br>type)                         |  |  |  |  |  |  |
| shamt           | [10:6]                   | Độ dịch bit (cho lệnh shift)                        |  |  |  |  |  |  |
| funct           | [5:0]                    | Mã hàm con (R-type<br>xác định phép toán<br>cụ thể) |  |  |  |  |  |  |
| immediate       | [15:0]                   | Giá trị hằng hoặc<br>offset (I-type)                |  |  |  |  |  |  |
| address         | [25:0]                   | Địa chỉ nhảy (J-type)                               |  |  |  |  |  |  |

### 4.2 Datapath

### 1. Tổng quan

Module Datapath này là trái tim của bộ xử lý:

- Nó **nhận dữ liệu từ instruction** (rs, rt, rd, immediate, shamt...)
- Thực hiện các phép tính, đọc/ghi bộ nhớ, và ghi kết quả lại.
- Dùng nhiều khối nhỏ phối hợp với nhau qua mux, ALU, RegisterFile, DataMemory, SignExtend..

# 2. Cấu trúc chi tiết

### 2.1. Mux2to1\_5bit — (Chọn địa chỉ ghi thanh ghi)

### Chức năng:

- Chọn địa chỉ ghi:
  - Nếu lệnh **R-type**  $\rightarrow$  ghi vào **rd** (RegDst = 1).
  - o Nếu lệnh **I-type** (ví dụ lw)  $\rightarrow$  ghi vào **rt** (RegDst = 0).

### Ví dụ:

- Lệnh add \$t0, \$t1, \$t2: ghi kết quả vào \$t0 (rd = 8).
- Lệnh lw \$t0, 0(\$t1): ghi dữ liệu load vào \$t0 (rt = 8).

### 2.2. SignExtend — (Mở rộng số 16 bit thành 32 bit)

```
1
    □module SignExtend(
 2
          input wire [4:0] in1,
 3
          input wire [15:0] in2,
 4
          input sel,
 5
          output wire [31:0] out
    L);
 6
 7
         wire[31:0] temp1, temp2;
 8
         assign temp1 = \{\{27\{in1[4]\}\}, in1\};
 9
         assign temp2 = \{\{16\{in2[15]\}\}, in2\};
10
         assign out = sel ? temp1 : temp2;
11
      endmodule
```

### Chức năng:

- Nếu là lệnh shift (ví dụ sll) → dùng shamt (độ dịch bit).
- Nếu là lệnh khác (I-type) → mở rộng immediate thành 32-bit.

#### Ví du:

- Lệnh sll t0, t1, 4: shamt = 4.
- Lệnh addi \$t0, \$t1, 100: immediate = 100.

### 2.3. RegisterFile — (Tập thanh ghi sử dụng ở Lab04):

```
⊟module RegisterFile(
 2
         input clk,
 3
         input ReadWriteEn,
 4
         input [4:0] ReadAddress1,
         input [4:0] ReadAddress2,
 5
 6
         input [4:0] WriteAddress,
 7
         input [31:0] WriteData,
         output [31:0] ReadData1,
 8
 9
         output [31:0] ReadData2
10
         reg [31:0] registers [0:31];
11
12
13
         // Write operation
14 ⊟
         always @(posedge clk) begin
             if (ReadWriteEn && (WriteAddress != 5'd0)) begin
15
   16
                  registers[WriteAddress] <= WriteData;</pre>
17
             end
18
         end
19
20
         // Read operation
21
         assign ReadData1 = (ReadAddress1 == 5'd0) ? 32'b0 : registers[ReadAddress1];
         assign ReadData2 = (ReadAddress2 == 5'd0) ? 32'b0 : registers[ReadAddress2];
22
    endmodule
```

### Chức năng:

- **Đọc** 2 thanh ghi rs, rt.
- **Ghi** kết quả vào địa chỉ đã chọn (mx1) nếu RegWrite = 1.

#### Ví du:

• Lệnh add \$t0, \$t1, \$t2: đọc \$t1 và \$t2, ghi kết quả vào \$t0.

### 2.4. Mux2to1\_32bit — (Chon nguồn cho ALU)

### Chức năng:

- Chọn **toán hạng thứ 2** cho ALU:
  - o Nếu lệnh tính toán giữa 2 thanh ghi (add, sub) → chọn data2.
  - o Nếu lệnh có immediate (addi, lw, sw)  $\rightarrow$  chọn **extend**.

### 2.5. ALU32bit — (Bộ tính toán ALU của Lab04)

```
⊟module ALU32bit(
2
         input clk,
3
         input [31:0] a,
         input [31:0] b,
 4
 5
         input sign1,
 6
         input sign2,
7
         input [2:0] S,
8
         output reg [31:0] ALUresult,
 9
         output reg is0
10
11
         // Biến a và b sẽ được tính toán lại dựa trên sign1, sign2
         wire [31:0] a modified = (sign1 == 1'b1) ? (a[31] ? -a : a) : a;
12
         wire [31:0] b_modified = (sign2 == 1'b1) ? (b[31] ? -b : b) : b;
13
14
15
         always @(*) begin
16
              case(S)
                  3'b000: ALUresult <= a modified + b modified;</pre>
                                                                           // Cộng
17
                  3'b001: ALUresult <= a modified - b modified;
                                                                           // Trù
18
19
                  3'b010: ALUresult <= a modified & b modified;
                                                                           // AND
                                                                           // OR
20
                  3'b011: ALUresult <= a_modified | b_modified;</pre>
                                                                           // NOR
21
                  3'b100: ALUresult <= ~(a_modified | b_modified);</pre>
                                                                           // Dịch trái
22
                  3'b101: ALUresult <= a modified << b modified[4:0];</pre>
                                                                           // Dịch phải
23
                  3'b110: ALUresult <= a_modified >> b_modified[4:0];
24
                  3'b11: ALUresult <= (a_modified < b_modified) ? 32'd1: 32'd0; // Kiểm tra nhỏ hơn
25
                                                                           // Mặc định là 0
                  default: ALUresult <= 32'd0;</pre>
26
27
              is0 <= (a == b); // Kiểm tra nếu a == b
28
29
         end
   endmodule
```

### Chức năng:

- Thực hiện phép toán giữa data1 và mx2 dựa trên ALUcontrol:
  - Các phép như cộng, trừ, and, or, so sánh...

#### Kết quả:

- result: kết quả phép toán.
- beq: flag bằng 0 (phục vụ lệnh beq).

### 2.6. DataMemory — (Bộ nhớ dữ liệu)

```
⊟module DataMemory(
 1
 2
         input clk,
 3
         input [31:0] addr,
 4
         input [31:0] WriteData,
 5
         output reg [31:0] ReadData,
 6
         input WriteEn,
7
         input ReadEn
 8
     L);
 9
         reg [31:0] mem [0:1023];
10
    ⊟always @(posedge clk) begin
         if(ReadEn) begin
11
12
            ReadData <= mem[addr];</pre>
13
         end
14
         if(WriteEn) begin
    15
            mem[addr] <= WriteData;</pre>
16
         end
17
      end
18
     endmodule
```

### Chức năng:

- Nếu MemRead = 1: đọc dữ liêu từ địa chỉ result.
- Nếu MemWrite = 1: ghi dữ liệu data2 vào địa chỉ result.

### Ví dụ:

- lw: đoc dữ liêu từ bô nhớ.
- sw: ghi dữ liệu vào bộ nhớ.

#### 4.2.1. Code thực thi:

```
⊟module Datapath(
 1
 2
          input clk,
          input [4:0] rs,
input [4:0] rt,
 3
 4
 5
          input [4:0] rd,
 6
          input [4:0] shamt,
          input [15:0] immediate,
 8
          input sign1,
 9
          input sign2,
10
          input RegDst,
          input RegWrite,
11
12
          input ALUsrc,
13
          input [2:0] ALUcontrol,
          input MemWrite,
14
15
          input MemRead,
16
          input MemtoReg,
17
          input oe,
          input shift,
18
19
          output [31:0] out,
          output beq,
20
          output [31:0] extend
21
22
     );
23
          wire [4:0] mx1;
24
25
          wire [31:0] mx2, mx3;
26
          wire [31:0] data1, data2;
27
          wire [31:0] result, read;
28
29
          // Mux để chọn địa chỉ ghi
30
    Mux2to1_5bit Mux1(
31
               .a(rt),
32
               .b(rd),
33
               .out (mx1),
34
              .sel(RegDst)
35
36
37
         // Bộ mở rộng 16-bit (sign/zero extend)
38
         SignExtend SignExt(
    F
              .in1(shampt),
39
40
              .in2(immediate),
41
              .sel(shift),
42
              .out(extend)
43
         // Tập thanh ghi
45
         RegisterFile Regs(
46
    47
              .clk(clk),
48
              .ReadWriteEn(RegWrite),
49
              .ReadAddress1(rs),
50
              .ReadAddress2(rt),
51
              .WriteAddress(mx1),
52
              .WriteData(mx3),
53
              .ReadData1(data1),
54
              .ReadData2(data2)
55
56
         // Mux chọn nguồn cho ALU
57
58
    Mux2to1_32bit Mux2(
59
              .a(data2),
60
              .b(extend),
61
              .out(mx2),
62
              .sel(ALUsrc)
63
64
         // ALU thực hiện phép tính
65
         ALU32bit ALU(
66 ⊟
```

```
67
              .clk(clk),
68
              .a(data1),
69
              .b(mx2),
70
              .sign1(sign1),
71
              .sign2(sign2),
72
73
              .S(ALUcontrol).
              .ALUresult(result),
74
75
              .is0(beq)
          ):
76
77
          // Bộ nhớ dữ liệu
78
79
    DataMemory DMem(
              .clk(clk),
80
              .addr(result),
81
              .WriteData(data2),
82
              .ReadData(read),
83
              .WriteEn(MemWrite),
84
              .ReadEn (MemRead)
85
86
87
          // Mux chọn dữ liệu ghi lại vào thanh ghi
88
          Mux2to1_32bit Mux3(
89
              .a(result),
90
              .b(read),
91
              .out(mx3),
92
              .sel(MemtoReg)
93
          );
94
95
          // Xuất kết quả nếu được phép
96
         //assign out = oe ? mx3 : 32'bz;
97
         assign out = mx3;
     endmodule
98
```

#### **Testbench:**

```
1
      timescale <mark>lns / lps</mark>
 2
 3
     module Datapath_tb;
 4
 5
          // Inputs
 6
          reg clk = 0;
 7
          reg [4:0] rs, rt, rd, shamt;
 8
          reg [15:0] immediate;
 9
          reg sign1, sign2, RegDst, RegWrite, ALUsrc;
10
          reg [2:0] ALUcontrol;
11
          reg MemWrite, MemRead, MemtoReg, oe, shift;
12
13
          // Outputs
14
         wire [31:0] out;
15
         wire beq;
         wire [31:0] extend;
16
17
18
         // Instantiate the Unit Under Test (UUT)
19
    Datapath uut (
20
              .clk(clk), .rs(rs), .rt(rt), .rd(rd), .shamt(shamt),
21
              .immediate(immediate), .sign1(sign1), .sign2(sign2),
22
              .RegDst(RegDst), .RegWrite(RegWrite), .ALUsrc(ALUsrc),
23
              .ALUcontrol(ALUcontrol), .MemWrite(MemWrite), .MemRead(MemRead),
24
              .MemtoReg(MemtoReg), .oe(oe), .shift(shift),
25
              .out(out), .beq(beq), .extend(extend)
26
         );
27
28
          // Clock generation
29
         always #5 clk = ~clk;
30
31
    initial begin
32
              // Initial values
              rs = 5'd0; rt = 5'd2; rd = 5'd0; shamt = 5'd0;
33
```

```
34
             immediate = 16'd10;
35
             sign1 = 1; sign2 = 1;
36
             RegDst = 0; RegWrite = 1; ALUsrc = 1;
37
             ALUcontrol = 3'b000; // Add
             MemWrite = 0; MemRead = 0; MemtoReg = 0;
38
39
             oe = 1; shift = 0;
40
41
              #10;
42
             // Change immediate to 5
43
              rs = 5'd0; rt = 5'd3; rd = 5'd0; shamt = 5'd0;
44
             immediate = 16'd5;
45
             sign1 = 1; sign2 = 1;
46
             RegDst = 0; RegWrite = 1; ALUsrc = 1;
47
             ALUcontrol = 3'b000; // Add
48
             MemWrite = 0; MemRead = 0; MemtoReg = 0;
49
             oe = 1; shift = 0;
50
51
             #10;
52
             // Change rd and rt
53
             rs = 5'd2;
54
             rt = 5'd3;
55
             rd = 5'd4;
56
             ALUsrc = 0;
57
             RegDst = 1;
58
              sign1 = 0; sign2 = 0;
59
              #10;
              // Kết thúc mô phỏng
60
61
             $stop;
         end
62
63
64
   endmodule
```

### 4.2.2. RTL Viewer:



# 4.2.3. Mô phỏng Wareform:

| -             | clk      | B 0            |          |         |               |           |       |                                                  |
|---------------|----------|----------------|----------|---------|---------------|-----------|-------|--------------------------------------------------|
| 1             | > out    | S 10           |          | 10      | $\rightarrow$ | 5         | =     | 15                                               |
| <b>≥</b> 3    | > ALUcon | B 000          |          |         |               |           |       |                                                  |
| <b>—</b>      | ALUsrc   | B 1            |          |         |               |           |       |                                                  |
| <b>-</b>      | MemR     | B 0            |          |         |               |           |       |                                                  |
| <b>—</b>      | MemW     | B 0            |          |         |               |           |       |                                                  |
| <b>-</b>      | Memto    | B 0            |          |         |               |           |       |                                                  |
| <u></u>       | RegDst   | B 0            |          |         |               |           |       |                                                  |
| <u></u>       | RegWrite | B 1            |          |         |               |           |       |                                                  |
| ut<br>⇒       | beq      | B 0            |          |         |               |           |       |                                                  |
| <b>⇒</b>      | > extend | в 00000000     | 00000000 | 0000000 | 000           | 000000000 | 0000  |                                                  |
| <b>)</b>      | > immedi | в 00000000     | 0000000  | 0000010 | 10 00000      | 000000000 | 101   |                                                  |
| <u></u>       | oe       | B 1            |          |         |               |           |       |                                                  |
| <b>&gt;</b> 2 | > rs     | B 00000        |          |         | 00000         |           |       | 00010                                            |
| <b>&gt;</b> 2 | > rt     | B 00010        | 00       | 0010    |               |           | 00011 |                                                  |
|               | > rd     | B 00000        |          |         | 00000         |           |       | 01000                                            |
| <u>≽</u> 2    |          |                |          |         |               |           |       | 1                                                |
|               | > shampt | B 00000        |          |         |               |           | i     | <del>                                     </del> |
|               |          | B 00000<br>B 0 |          |         |               |           |       |                                                  |
| <b>E</b> 2    | > shampt |                |          |         |               |           |       |                                                  |

#### **Testbench:**



#### 4.2.4. Giải thích:

Datapath là phần của bộ vi xử lý chịu trách nhiệm xử lý dữ liệu và thực hiện tính toán theo yêu cầu của chương trình.

Trong thiết kế này, Datapath gồm các khối chính sau:

### 1. Register File (Tập thanh ghi)

- Chứa nhiều thanh ghi (như \$t0, \$t1, v.v.).
- Đọc dữ liệu từ 2 thanh ghi (rs, rt) để đưa vào xử lý.
- Sau khi tính toán xong sẽ ghi kết quả vào thanh ghi đích (rd hoặc rt tùy loại lênh).

### 2. Sign Extend (Mở rộng bit)

- Nếu cần mở rộng số 16-bit (immediate) thành 32-bit để làm phép toán chính xác.
- Hoặc dùng dịch bịt (shamt) nếu là lệnh shift.

### 3. ALU (Bộ tính toán số học và logic)

- Là trái tim của datapath.
- Nhận 2 đầu vào và thực hiện phép toán:
  - Cộng, trừ, and, or, so sánh nhỏ hơn, dịch bit, v.v.
- Xuất ra kết quả tính toán (ALUresult).

### 4. Data Memory (Bộ nhớ dữ liệu)

- Chỉ sử dụng cho các lệnh load (lw) và store (sw).
- Đọc hoặc ghi dữ liệu vào bộ nhớ tại địa chỉ do ALU tính ra.

### 5. Mux (Bộ chọn)

- Dùng để quyết định:
  - o Ghi dữ liệu vào đâu (rd hay rt).
  - Lấy dữ liệu nào để tính toán (từ thanh ghi hay immediate).
  - Lấy kết quả nào để ghi lại (ALU hay DataMemory).

### Quá trình chung:

- 1. Instruction chỉ định cần đọc dữ liệu từ thanh ghi nào (rs, rt).
- 2. Nếu cần, mở rộng số immediate.

- 3. MUX quyết định đầu vào ALU: thanh ghi thứ 2 hoặc immediate.
- 4. ALU thực hiện phép toán.
- 5. Nếu cần, truy cập bộ nhớ đọc/ghi.
- 6. MUX quyết định ghi dữ liệu nào lại thanh ghi.
- 7. Kết quả cuối cùng được lưu về thanh ghi.

#### 4.3 Control Unit

### 4.3.1 Code thực thi:

```
⊟module ControlUnit(
  2
             input clk,
  3
             input [5:0] opcode,
  4
             input [5:0] funct,
  5
             output reg sign1,
  6
             output reg sign2,
  7
             output reg RegDst,
  8
             output reg Jump,
  9
             output reg Branch,
 10
             output reg RegWrite,
 11
             output reg ALUsrc,
 12
             output reg [2:0] ALUop,
 13
             output reg MemWrite,
 14
             output reg MemRead,
 15
             output reg MemtoReg,
 16
             output reg oe,
 17
             output reg shift
 18
       );
 19
 20 ⊟
             always @(posedge clk) begin
                  // Reset all control signals
 21
 22
                   sign1 \ll 0;
                   sign2 \ll 0;
 23
                  RegDst <= 0;
 24
 25
                   Jump \ll 0;
                   Branch <= 0;
 26
 27
                  RegWrite <= 0;</pre>
 28
                  ALUsrc <= 0;
 29
                  ALUop <= 3'b000;
 30
                   MemWrite <= 0;
                  MemRead \le 0;
 31
 32
                  MemtoReg <= 0;
 33
                   oe \leftarrow 0;
34
35
             shift <= 0;
36
37
                 6'b100011: begin // lw
38
                    RegDst <= 0;</pre>
                    RegWrite <= 1:
40
41
42
                    MemRead <= 1:
                    MemtoReg <= 1;</pre>
43
44
45
46
47
48
                    oe <= 1;
                end
6'b101011: begin // sw
ALUsrc <= 1;
                    MemWrite <= 1;
49
50
51
52
                 6'b0000000: begin // R-type
                    RegDst <= 1;
                    RegWrite <= 1;
ALUsrc <= 0;
53
54
55
56
57
58
                    MemtoReg <= 0;</pre>
                    oe <= 1;
                        59
60
                            sign2 <= 1;
61
                        end
6'b100010: ALUop <= 3'b001; // sub
6'b100011: begin // subu
ALUop <= 3'b001;
    sign1 <= 1;</pre>
62
63
64
65
                            sign2 <= 1;
```

```
end
6'b100100: ALUop <= 3'b010; // and
6'b100101: ALUop <= 3'b011; // or
6'b100101: ALUop <= 3'b100; // nor
6'b101010: ALUop <= 3'b100; // nor
6'b101011: begin // sltu
ALUop <= 3'b111;
sign1 <= 1;
sign2 <= 1;
end // sl1
68
ena
6'b0000000: begin
                                                            // sll
                                  ALUop <= 3'b101;
shift <= 1;
                              6'b000010: begin
                                                            // srl
                                 ALUop <= 3'b110;
shift <= 1;
                              end
                         endcase
                    end
                    6'b000100: begin // beq
                         Branch <= 1;
ALUsrc <= 0;</pre>
                    6'b000010: begin // j
                         Jump <= 1;
                    end
6'b001000: begin // addi
    RegDst <= 0;
    RegWrite <= 1;</pre>
                         ALUsrc <= 1;
ALUop <= 3'b000;
                         MemtoReg <= 0;
100
                                 oe <= 1;
101
102
103
                            6'b001001: begin // addiu
        RegDst <= 0;</pre>
104
105
                                  RegWrite <= 1;
                                  ALUsrc <= 1;
ALUop <= 3'b000;
106
107
108
                                  MemtoReg <= 0;</pre>
109
                                  oe <= 1;
110
                                  sign1 <= 1;
111
                                  sign2 <= 1;
112
113
                            6'b001100: begin // andi
        114
                                  RegDst <= 0;</pre>
115
                                  RegWrite <= 1;
                                 ALUsrc <= 1;
ALUop <= 3'b010;
116
117
118
                                  MemtoReg <= 0;</pre>
119
                                  oe <= 1;
                            end
120
121
                            6'b001101: begin // ori
122
                                  RegDst <= 0;</pre>
123
                                  RegWrite <= 1;
124
                                  ALUsrc <= 1;
                                  ALUop <= 3'b011;
125
126
                                  MemtoReg <= 0;</pre>
127
                                  oe <= 1;
128
                            end
129
                            6'b001010: begin // slti
130
                                  RegDst <= 0;</pre>
131
                                  RegWrite <= 1;
132
                                  ALUsrc <= 1;
133
                                ALUop <= 3'b111;
134
                                MemtoReg <= 0;</pre>
135
                                oe <= 1;
136
                          end
137
       6'b001011: begin // sltiu
138
                                RegDst <= 0;</pre>
139
                                RegWrite <= 1;
140
                                ALUsrc <= 1;
141
                                ALUop <= 3'b111;
142
                                MemtoReg <= 0;</pre>
143
                                oe <= 1;
                                sign1 <= 1;
144
                                sign2 <= 1;
145
146
                          end
147
                     endcase
148
               end
149
150
        endmodule
```

#### **Testbench:**

```
`timescale 1ns / 1ps
 2
 3
     module ControlUnit_tb;
 4
 5
         // Inputs
 6
         reg [5:0] opcode;
 7
         reg [5:0] funct;
 8
 9
         // Outputs
10
         wire sign1, sign2, RegDst, Jump, Branch, RegWrite, ALUsrc;
         wire [2:0] ALUop;
11
12
         wire MemWrite, MemRead, MemtoReg, oe, shift;
13
14
         // Instantiate the Unit Under Test (UUT)
15 ⊟
         ControlUnit uut (
16
             .opcode(opcode), .funct(funct),
17
             .sign1(sign1), .sign2(sign2), .RegDst(RegDst),
18
              .Jump(Jump), .Branch(Branch), .RegWrite(RegWrite),
19
              .ALUsrc(ALUsrc), .ALUop(ALUop), .MemWrite(MemWrite),
20
              .MemRead(MemRead), .MemtoReg(MemtoReg), .oe(oe), .shift(shift)
21
         );
22
23
         initial begin
    // Test lw
24
25
             opcode = 6'b100011; funct = 6'bxxxxxx;
26
              #10;
27
28
             // Test sw
29
             opcode = 6'b101011;
30
              #10;
31
32
             // Test R-type: add
33
             opcode = 6'b0000000; funct = 6'b1000000;
```

```
#10;
34
35
36
              // Test R-type: sub
              opcode = 6'b0000000; funct = 6'b100010;
37
              #10;
38
39
40
              // Test R-type: sll
41
              opcode = 6'b0000000; funct = 6'b0000000;
42
              #10;
43
              // Test beq
44
45
              opcode = 6'b000100;
46
              #10;
47
              // Test j
48
              opcode = 6'b000010;
49
50
              #10;
51
52
              // Test addi
53
              opcode = 6'b001000;
              #10;
54
55
56
              // Test sltiu
57
              opcode = 6'b001011;
58
              #10;
59
60
              // Dừng mô phỏng
61
              $stop;
62
          end
63
64
    endmodule
```

#### 4.3.2 RTL Viewer:



### 4.3.3 Mô phỏng Wareform:



#### **TestBench:**



#### 4.3.4 Giải thích:

### Chức năng chung

- ControlUnit là bộ phận "điều hành" của bộ xử lý.
- Nó **nhận vào** opcode (và funct đối với R-type) của lệnh máy.
- Xuất ra các tín hiệu điều khiển để hướng dẫn Datapath hoạt động đúng cho từng loại lênh.
- Giống như "bô não" quyết định datapath nên đị theo luồng nào.

#### Nguyên lý hoạt động:

- 1. Khi có cạnh lên của xung clock (posedge clk):
  - Các tín hiệu điều khiển sẽ reset về mặc định (gần như 0 hết).
- 2. Dựa vào opcode, Control Unit kích hoạt các tín hiệu điều khiển cấn thiết.
- 3. Nếu là lệnh R-type (opcode == 6'b000000), cần đọc thêm funct để biết phép tính nào trong R-type (add, sub, sll, srl, ...).

#### Cách điều khiển

- Lệnh lw (load word):
  - $\circ$  Cấn đọc từ bộ nhớ => MemRead = 1
  - Cân ghi vào thanh ghi => RegWrite = 1
  - Địa chỉ lấy từ ALU (rs + immediate).
  - $\circ$  Dữ liệu lấy từ bộ nhớ, ghi về thanh ghi (nên MemtoReg = 1).
- Lệnh sw (store word):
  - Đọc dữ liệu từ thanh ghi và ghi xuống bộ nhớ => MemWrite = 1
  - o Không ghi gì về thanh ghi.

- **R-type** (add, sub, and, or, nor, sll, srl,...):
  - Thực hiện trong ALU.
  - Ghi kết quả vào thanh ghi.
  - $\circ$  RegDst = 1 (đích ghi từ rd).
  - Xác định phép toán bằng funct.
- Lệnh beq (branch if equal):
  - Nếu 2 thanh ghi bằng nhau thì branch.
  - o Cần ALU để so sánh (ALUsrc = 0, tính rs rt).
  - o Nếu kết quả ALU bằng 0 thì nhảy.
- Lệnh j (jump):
  - Nhảy đến địa chỉ khác.
  - Jump = 1, không cần ALU.
- Lệnh cộng với immediate (addi, addiu):
  - o ALU công rs + immediate.
  - Ghi kết quả vào thanh ghi rt.
- Lệnh logic với immediate (andi, ori):
  - o ALU thực hiện phép and, or giữa rs và immediate.
- Lệnh so sánh nhỏ hơn với immediate (slti, sltiu):
  - So sánh rs và immediate, ghi 1 hoặc 0 về thanh ghi.

- 4.4 Program Counter
- 4.4.1 Code thực thi:

```
⊟module PC Counter(
 2
           input clk,
 3
           input reset,
 4
           input Branch,
 5
           input Jump,
 6
           input is0,
 7
           input [25:0] address,
 8
           input [31:0] immediate,
           output reg [31:0] PC
 9
10
11
12
           reg [31:0] next PC;
13
14
    always @(posedge clk or posedge reset) begin
15
    if (reset) begin
16
                   PC <= 32'd0;
17
               end else begin
18
                   PC <= next_PC;</pre>
19
               end
20
           end
21
           always @(*) begin
    22
23
               if (Jump) begin
               next PC = {PC[31:28], address, 2'b00};
end else if (Branch && is0) begin
24
25
                   next PC = PC + \frac{4}{4} + (immediate << \frac{2}{2});
26
27
               end else begin
28
                   next_PC = PC + 4;
29
               end
30
           end
31
     endmodule
```

#### 4.4.2 RTL Viewer:



### 4.4.3 Mô phỏng Wareform:



#### 4.4.4 Giải thích:

Module PC\_Counter chịu trách nhiệm quản lý và tính toán **Program Counter (PC)** của bộ xử lý. **PC** là thanh ghi lưu trữ địa chỉ của lệnh tiếp theo sẽ được thực thi. Mỗi

chu kỳ đồng hồ, PC được cập nhật để trỏ tới lệnh kế tiếp, hoặc có thể thay đổi nếu có nhánh (branch) hoặc nhảy (jump).

### Cấu trúc và hoạt động:

### 1.Khối always @(posedge clk or posedge reset):

- Khi có cạnh lên của xung đồng hồ (clk) hoặc có tín hiệu reset:
  - Nếu reset được kích hoạt, PC sẽ được đặt lại về 0 (32'd0).
  - ➤ Nếu không, **PC** sẽ nhận giá trị của **next\_PC**.

### 2.Khối always @(\*):

- Xử lý tín hiệu điều khiển Jump, Branch và is0 để tính toán giá trị mới cho next PC.
- Điều kiện Jump:
  - Nếu **Jump** được kích hoạt, PC sẽ nhảy đến địa chỉ mới. Địa chỉ này được tính bằng cách lấy 4 bit cao nhất của **PC**, nối với 26 bit **address** từ lệnh Jump và thêm 2'b00 để căn chỉnh lại địa chỉ (do trong bộ xử lý MIPS, địa chỉ được căn chỉnh bằng từ 4 byte).
  - Công thức: next\_PC = {PC[31:28], address, 2'b00};
- Điều kiện Branch:
  - ➤ Nếu **Branch** được kích hoạt và **is0** (kết quả so sánh ALU) là 0, tức là điều kiện nhánh đúng, thì **next\_PC** sẽ được tính toán lại bằng cách cộng giá trị của **PC** hiện tại với **immediate** (đã dịch trái 2 bit để tương ứng với đơn vị từ 4 byte).
- Công thức:

$$next_PC = PC + 4 + (immediate << 2);$$

- Điều kiện mặc định (Không phải Jump, không phải Branch):
- PC sẽ tự tăng lên 4 để trỏ tới lệnh kế tiếp.
- Công thức:

$$next_PC = PC + 4;$$

### Tóm tắt hoạt động:

- PC được cập nhật mỗi chu kỳ đồng hồ dựa trên next\_PC, tính toán từ các điều kiện Jump hoặc Branch.
- Nếu không có nhảy hay nhánh, PC chỉ đơn giản tăng lên 4 để trỏ tới lệnh tiếp theo.
- Nếu có nhảy (Jump), **PC** được cập nhật bằng địa chỉ nhảy.
- Nếu có nhánh (Branch) và điều kiện nhánh đúng, PC được cập nhật bằng địa chỉ nhánh.

### 4.5/ Khối FinalProcessor hoàn chỉnh:

Module FinalProcessor là một hệ thống hoàn chỉnh bao gồm các thành phần chính trong bộ xử lý: **Instruction Fetch**, **Control Unit**, **Datapath**, và **PC Counter**. Mục đích của module này là xử lý các lệnh (instructions) và cung cấp kết quả đầu ra cho các phép toán hoặc dữ liệu từ bộ nhớ.

### Code thực thi:

```
⊟module FinalProcessor(
            input clk,
input reset,
input [31:0] instruction,
output [31:0] result_out, // Output de quan sat ket qua
output [31:0] PC
);
                                       -- Instruction Fetch -----
            //
wire [5:0] opcode;
wire [4:0] rs;
wire [4:0] rt;
wire [4:0] rd;
wire [4:0] shamt;
wire [5:0] funct;
wire [15:0] imm16;
wire [25:0] addr26;
            InstructionFetch IF (
    .instruction(instruction),
                  .opcode(opcode),
.rs(rs),
.rt(rt),
                  .rd(rd),
                  .fd(rd),
.shamt(shamt),
.funct(funct),
.immediate(imm16),
.address(addr26)
            );
                                         - Control Unit --
             wire sign1, sign2, RegDst, Jump, Branch, RegWrite, ALUsrc, MemWrite, MemRead, MemtoReg, oe, shift;
          34
35
                         wire [2:0] ALUop;
          36
                         ControlUnit CU (
               ⊟
          37
                               .clk(clk),
          38
39
                               .opcode(opcode),
.funct(funct),
           40
                               .sign1(sign1),
          41
42
                               .sign2(sign2),
                               .RegDst(RegDst),
           43
                               .Jump (Jump),
          44
                               .Branch (Branch),
          45
46
47
                               .RegWrite(RegWrite),
.ALUsrc(ALUsrc),
                               .ALUop(ALUop),
          48
49
50
                               .MemWrite(MemWrite),
                               .MemRead (MemRead) ,
                               .MemtoReg (MemtoReg),
          51
52
53
54
                               .oe(oe),
                               .shift(shift)
                         );
          55
56
57
                         // ----- Datapath -----
                        wire beq;
wire [31:0] datapath_out;
          58
                         wire [31:0] extend;
          59
          60
                ⊟
                         Datapath datapath (
           61
                               .clk(clk),
          62
63
                               .rs(rs),
                               .rt(rt),
           64
                               .rd(rd),
           65
                               .shamt(shamt),
                               .immediate(imm16),
           66
```

```
67
             .sign1(sign1),
68
             .sign2(sign2),
69
             .RegDst (RegDst),
70
             .RegWrite (RegWrite),
71
             .ALUsrc(ALUsrc),
72
             .ALUcontrol (ALUop),
73
             .MemWrite (MemWrite),
74
             .MemRead (MemRead),
75
             .MemtoReg (MemtoReg),
76
             .oe(oe),
77
             .shift(shift),
78
             .out(datapath_out),
79
             .beq(beq),
80
             .extend(extend)
81
82
         // ----- PC Counter -----
83
         PC_Counter PC_module (
84
85
            .clk(clk),
86
             .reset (reset),
87
             .Branch (Branch),
88
            .Jump (Jump),
89
             .is0(beq),
90
             .address(addr26),
91
             .immediate(extend),
92
             .PC(PC)
93
         );
94
95
        // ----- Output -----
        assign result_out = datapath_out;
96
97
   endmodule
```

#### **TestBench:**

```
`timescale 1ns / 1ps
2
3
    module FinalProcessor_tb;
4
5
        // ----- Inputs -----
6
        reg clk;
7
        reg reset;
8
        reg [31:0] instruction;
9
10
        // ----- Outputs -----
11
        wire [31:0] result out;
12
        wire [31:0] PC;
13
14
        // ----- Instantiate FinalProcessor ------
15 ⊟
        FinalProcessor uut (
16
           .clk(clk),
17
           .reset(reset),
18
           .instruction(instruction),
19
           .result_out(result_out),
20
           .PC(PC)
21
        );
22
23
        // ----- Clock Generation -----
24
   always begin
25
           #5 clk = ~clk; // Toggle clock every 5ns
26
        end
27
28
        // ----- Test Stimulus -----
29
   initial begin
           // Initialize inputs
30
           clk = 0;
31
           reset = 0;
32
33
           instruction = 32'b0;
```

```
35
     // Reset the processor
36
     reset = 1;
37
     #10 reset = 0;
38
39
      // ----- Apply Test Instructions -----
40
     41
42
43
44
45
46
47
48
49
50
51
52
     instruction = 32'b0000000100001010101000000100000; // 000000 01000 01001 01010 00000 100000
     #10;
     #10;
53
54
55
     #10;
56
57
58
     #10;
59
     60
     #10;
61
62
     63
     #10;
64
65
     66
67
68
     #10;
      // Finish simulation after testing all instructions
69
     $finish;
70
71
72
73
74
75
    // ----- Monitor the Output -----
    initial begin
     $monitor("Time: %0d, PC: %h, Result: %h", $time, PC, result_out);
76
77
  endmodule
```

#### **RTL Viewer:**



### Mô phỏng Wareform

| in  | clk        | В 0        |                                                                                           |
|-----|------------|------------|-------------------------------------------------------------------------------------------|
| i∌  | > instruct | В 00100000 | (10000000)(10010000)(10010101)(10000000)(10100000)(00100000)(00110000)(00110000)(00000000 |
| **  | > result   | S 5        | 5 X 10 X 15 X Z X 0 X 5 X 1 X Z X                                                         |
| in_ | reset      | B 0        |                                                                                           |
| **  | > PC       | S 0        | 0 X 4 X 8 X 12 X 16 X 20 X 24 X 28 X 116 X 128 X 132 X 136 X                              |

#### **TestBench:**

| <b>\$</b> | ts :::::: 🛨 🗗 🗴                                                                      | 1 | Wav          | e - Default =====                                                    |                        |          |        |         |       |          |       |         |       | 77777   |       |         |       |         |       |         |       |         |       |         |       |
|-----------|--------------------------------------------------------------------------------------|---|--------------|----------------------------------------------------------------------|------------------------|----------|--------|---------|-------|----------|-------|---------|-------|---------|-------|---------|-------|---------|-------|---------|-------|---------|-------|---------|-------|
| 10        | 0690 ps 🕙 ▶                                                                          | ш | <b>\$1</b> ₹ |                                                                      | Msgs                   |          |        |         |       |          |       |         |       |         |       |         |       |         |       |         |       |         |       |         |       |
|           | <ul><li>dk</li><li>reset</li><li>instruction</li><li>result_out</li><li>PC</li></ul> |   | <b>♦</b>     | /FinalProcessor_tb/dk<br>/FinalProcessor_tb/<br>/FinalProcessor_tb/i | -No Data-<br>-No Data- | (0000000 | 000000 | 0010000 | 00000 | 00 10000 | 00000 | 0000000 | 10000 | 1010110 | 10010 | 1000110 | 10010 | 0010000 | 00000 | 0010000 | 00000 | 0001000 | 00100 | 0000100 | 00000 |
| II a      | A PC                                                                                 |   | _ ,          | /FinalProcessor_tb/                                                  |                        | (0       |        | [5      |       | 10       |       | 15      |       | -       |       |         | 5     | 1       | _     | _       |       |         |       |         |       |
| I۳        |                                                                                      | ш |              | /FinalProcessor_tb/PC                                                | -No Data-              | 0        |        |         | 4     |          | 8     |         | 12    |         | 16    |         | 20    |         | 24    |         | 28    |         | 116   |         | 128   |

### Các lệnh thử:

| Mã nhị phân                           | Lệnh MIPS             | Giải thích ngắn gọn                                |
|---------------------------------------|-----------------------|----------------------------------------------------|
| 001000 00000 01000 0000000000000101   | addi \$t0, \$zero, 5  | Gán \$t0 = 5                                       |
| 001000 00000 01001 0000000000001010   | addi \$t1, \$zero, 10 | Gán \$t1 = 10                                      |
| 000000 01000 01001 01010 00000 100000 | add \$t2, \$t0, \$t1  | \$t2 = \$t0 + \$t1                                 |
| 101011 01001 01000 00000000000000000  | sw \$t0, 0(\$t1)      | Lưu giá trị \$t0 vào địa chỉ [\$t1 + 0]            |
| 100011 01001 01010 000000000000000000 | lw \$t2, 0(\$t1)      | Tải dữ liệu từ địa chỉ [\$t1 + 0]<br>vào \$t2      |
| 001000 00000 00010 0000000000000001   | addi \$v0, \$zero, 1  | Gán \$v0 = 1                                       |
| 001000 00000 00011 0000000000000001   | addi \$v1, \$zero, 1  | Gán \$v1 = 1                                       |
| 000100 00010 00011 0000000000010101   | beq \$v0, \$v1, 21    | Nếu \$v0 == \$v1 thì nhảy tới PC<br>+ 4 + (21 × 4) |
| 000010 00000000000000000000100000     | j 0x00000080          | Nhảy tới địa chỉ 0x00000080                        |

#### Giải thích:

### Các tín hiệu đầu vào:

- 1. **clk**: Tín hiệu xung đồng hồ, được dùng để đồng bộ hóa các thành phần của hệ thống.
- 2. reset: Tín hiệu reset, giúp đưa hệ thống về trạng thái ban đầu.
- 3. **instruction**: Lệnh (32-bit) đầu vào mà bộ xử lý sẽ thực thi.

### Các tín hiệu đầu ra:

- 1. **result\_out**: Kết quả cuối cùng của phép toán hoặc giá trị đọc từ bộ nhớ sau khi xử lý.
- 2. **PC**: Địa chỉ của lệnh tiếp theo trong chu trình thực thi.

## Các thành phần chính của module:

#### 1. **Instruction Fetch**:

- Module InstructionFetch lấy thông tin từ lệnh đầu vào (instruction), và chia nó thành các trường riêng biệt:
  - opcode: 6 bit đầu tiên của lệnh, xác định loại lệnh.
  - rs: Địa chỉ thanh ghi nguồn thứ nhất.
  - rt: Địa chỉ thanh ghi nguồn thứ hai.
  - rd: Địa chỉ thanh ghi đích.

- shamt: Địa chỉ dịch (shift amount) cho các lệnh dịch (shift).
- **funct**: 6 bit cuối của lệnh, xác định chi tiết hành động cần thực hiện (chỉ có trong các lệnh R-type).
- **immediate**: Tham số immediate (dành cho các lệnh như addi, andi).
- address: Địa chỉ dùng trong lệnh Jump.

### 2. Control Unit (CU):

- Dựa trên opcode và funct từ lệnh, Control Unit sẽ tạo ra các tín hiệu điều khiển:
  - **RegDst**: Điều khiển việc chọn thanh ghi đích (rd hoặc rt).
  - Jump: Điều khiển lệnh nhảy (jump).
  - **Branch**: Điều khiển lệnh nhánh (branch).
  - **RegWrite**: Điều khiển việc ghi vào thanh ghi.
  - ALUsrc: Điều khiển việc chọn toán hạng thứ hai cho ALU (có thể là dữ liệu từ thanh ghi hoặc immediate).
  - **ALUop**: Tín hiệu điều khiển ALU, xác định phép toán ALU.
  - MemWrite: Điều khiển việc ghi vào bộ nhớ.
  - MemRead: Điều khiển việc đọc từ bộ nhớ.
  - MemtoReg: Điều khiển việc chọn dữ liệu ghi vào thanh ghi (từ ALU hoặc bộ nhớ).
  - **oe**: Tín hiệu cho phép xuất ra dữ liệu.
  - **shift**: Điều khiển các lênh dịch (shift).

### 3. **Datapath**:

- Datapath thực hiện các phép toán và thao tác dữ liệu:
  - **ALU** thực hiện các phép toán (thêm, trừ, AND, OR, v.v.).
  - Register File lưu trữ và truy xuất dữ liệu từ các thanh ghi.
  - Muxes (Multiplexers) điều khiển việc lựa chọn các đầu vào cho ALU và các thanh ghi.
  - Memory thực hiện việc đọc/ghi từ bộ nhớ dữ liệu.
  - ALUresult là kết quả của phép toán ALU, có thể được sử dụng để ghi vào thanh ghi hoặc bộ nhớ.

### 4. PC Counter:

- o PC\_Counter quản lý giá trị Program Counter (PC):
  - Jump: Khi có lệnh nhảy (jump), PC sẽ được thay đôi theo địa chỉ Jump.
  - Branch: Khi có lệnh nhánh (branch), nếu điều kiện đúng (is0),
     PC sẽ được cập nhật với địa chỉ nhánh.
  - **PC** tăng lên 4 đơn vị (tính theo từ 4 byte) khi không có nhảy hay nhánh.

### 5. Output:

- o **result\_out**: Đây là kết quả cuối cùng của hệ thống, được lấy từ datapath out để quan sát kết quả của lệnh thực thi.
- o **PC**: Địa chỉ của lệnh tiếp theo, giúp theo dõi tiến trình thực thi chương trình.

### Hoạt động tổng quan:

1. Instruction Fetch: Lệnh được phân tích thành các trường thông qua

InstructionFetch, bao gồm opcode, rs, rt, rd, và các thành phần khác.

2. **Control Unit**: Dựa trên opcode và funct, ControlUnit sẽ phát ra tín hiệu điều khiển cho các thành phần khác.

- 3. **Datapath**: Các tín hiệu điều khiển từ ControlUnit sẽ điều khiển hoạt động của các thanh ghi, ALU, bộ nhớ, và multiplexers để thực hiện các phép toán hoặc thao tác dữ liệu.
- 4. **PC Counter**: Dựa vào các tín hiệu như Jump, Branch, PC sẽ được cập nhật để trỏ tới lệnh tiếp theo hoặc một lệnh khác nếu có nhảy hoặc nhánh.
- 5. **Output**: Cuối cùng, kết quả của phép toán hoặc dữ liệu từ bộ nhớ sẽ được đưa ra ngoài thông qua result\_out.

### Kết luận:

Module FinalProcessor là một hệ thống đơn giản để thực hiện các lệnh trong bộ xử lý. Nó tích hợp các thành phần cơ bản của một bộ xử lý như điều khiển lệnh, xử lý dữ liệu, và cập nhật giá trị **Program Counter (PC)**. Mỗi thành phần hoạt động kết hợp với nhau để thực hiện các phép toán hoặc thao tác bộ nhớ theo yêu cầu của từng lệnh.

### 5. Nguyên lý hoạt động tổng thể

- Bộ xử lý khởi động bằng reset.
- PC Counter cung cấp địa chỉ lệnh.
- Instruction Fetch nap lệnh tương ứng.
- Control Unit phân tích opcode/funct sinh tín hiệu điều khiển.
- Datapath xử lý phép toán hoặc đọc/ghi bộ nhớ.
- Kết quả được ghi vào Register File hoặc xuất ra ngoài.
- PC cập nhật để xử lý lệnh kế tiếp.

### 6. Kết luận

Thông qua việc thiết kế bộ xử lý này, chúng ta có thể thấy được:

- Vai trò then chốt của từng thành phần riêng biệt (Instruction Fetch, Control, Datapath, PC Counter).
- Mối quan hệ chặt chẽ giữa việc giải mã lệnh, điều khiển tín hiệu và thực hiện luồng dữ liệu.
- Sự cần thiết của việc đồng bộ hóa các hành động trong một chu kỳ xung nhịp. Kiến trúc này đóng vai trò tiền đề để phát triển các hệ thống xử lý cao cấp hơn như:
  - Pipeline Processor (chia nhỏ quá trình thành nhiều giai đoạn),
  - Superscalar Processor (thực thi nhiều lệnh cùng lúc),
    Out-of-order Execution (thực thi không tuần tự).

### 7. Ưu điểm của thiết kế

• Đơn giản, dễ hiểu:

Kiến trúc Single-Cycle giúp việc thiết kế và phân tích hoạt động của processor trở nên trực quan. Mỗi lệnh hoàn thành trong một chu kỳ, dòng dữ liệu và tín hiệu điều khiển rõ ràng.

• Dễ dàng kiểm thử và mô phỏng:

Các thành phần độc lập và đơn giản (PC Counter, Instruction Fetch, Control Unit, Datapath) giúp dễ dàng test từng module riêng biệt trước khi tích hợp toàn hệ thống.

• Nền tảng vững chắc cho các kiến trúc cao cấp: Việc hiểu sâu cách thức vận hành Single-Cycle processor là bước chuẩn bị quan trọng để tiếp cận các kiến trúc phức tạp hơn như pipeline, multi-core. • Khả năng mở rộng cao:

Hệ thống có thể dễ dàng mở rộng thêm các loại lệnh khác (ví dụ: lệnh nhân, chia, lệnh dịch trái/phải nâng cao) bằng cách cập nhật Control Unit và bổ sung logic trong Datapath.

### 8. Hạn chế của thiết kế

• Thời gian chu kỳ (Clock Cycle Time) dài:

Vì mỗi lệnh, bất kể đơn giản hay phức tạp, đều phải hoàn thành trong **một chu kỳ**, nên thời gian chu kỳ bị quyết định bởi lệnh phức tạp nhất (ví dụ: lệnh truy xuất bộ nhớ).

• Hiệu suất sử dụng tài nguyên thấp:

Trong mỗi chu kỳ, nhiều thành phần cứng có thể bị lãng phí (ví dụ ALU không cần thiết cho lệnh load/store nhưng vẫn phải hoạt động).

Khó mở rộng quy mô hệ thống:

Khi tập lệnh lớn hơn, các tín hiệu điều khiển trở nên phức tạp hơn, dẫn tới khả năng phát sinh lỗi trong thiết kế.

• Không thích hợp cho các hệ thống yêu cầu tốc độ cao:

Trong thực tế, các CPU hiện đại thường sử dụng kiến trúc **pipelining** hoặc **multi-cycle execution** để cải thiện hiệu năng. Kiến trúc single-cycle chỉ phù hợp cho mục đích giáo dục hoặc các ứng dụng đơn giản.

### 9. Phân tích hiệu năng

### 9.1 Thông số hiệu năng cơ bản

- CPI (Cycles Per Instruction):
  - = 1 chu kỳ / 1 lệnh (vì là Single-Cycle Processor).
- Thời gian thực hiện 1 lệnh (Instruction Latency):
  - = Thời gian của 1 chu kỳ xung nhịp.
- Thông lượng (Throughput):
  - = 1 lệnh / 1 chu kỳ.

### 9.2 Yếu tố ảnh hưởng hiệu năng

• Độ dài đường dữ liệu (Critical Path):

Thời gian chu kỳ bị chi phối bởi đường dữ liệu dài nhất, thường bao gồm:

Thanh ghi đọc → ALU thực thi → Bộ nhớ dữ liệu → Thanh ghi ghi

• Độ phức tạp lệnh:

Các lệnh đơn giản (ví dụ: cộng 2 số) phải chịu thời gian chờ tương đương các lệnh phức tạp (ví dụ: load từ bộ nhớ), gây lãng phí tài nguyên và giảm hiệu quả tổng thể.

• Tốc độ bộ nhớ:

Bộ nhớ lệnh và bộ nhớ dữ liệu cần phải đủ nhanh để đáp ứng kịp chu kỳ xử lý, nếu không sẽ gây bottleneck.

9.3 Tổng kết hiệu năng

- Trong môi trường lý tưởng (không có lỗi truy cập bộ nhớ, thời gian ALU tối ưu), hiệu năng đạt mức chấp nhận được cho các ứng dụng đơn giản.
- Khi cần mở rộng lên ứng dụng thực tế yêu cầu hiệu suất cao (ví dụ xử lý đa phương tiện, game, AI), cần chuyển sang các kiến trúc tiên tiến hơn (pipelined, superscalar).